FPGA硬體設計——多個板子使用JTAG菊花鏈
10-13
FPGA硬體設計——多個板子使用JTAG菊花鏈
推薦閱讀:
4 人贊了文章
以前寫過很多篇文章,都放在WIKI的個人空間中,現在慢慢整理出來,和大家分享交流
在FPGA中很多時候用到多個FPGA或者CPLD,這種情況要用菊花蓮將其串起來,下面這個項目是我之前一個3塊板子中,用到兩個CPLD,一個FPGA的情況,已經用在了實際工程中,將框圖與大家分享:
方案1:將電子開關放在背板上;
方案二:將電子開關放在主控板上;
使用電子開關的原因:因為這個板卡是有3塊,在單板測試階段每個板子要有JTAG,但是在整機測試階段,JTAG只有一個被接在了後IO上,因此需要使用電子開關作為切換。
最後使用了方案二,為了將背板作為一個無源背板。
推薦閱讀:
TAG:硬體 | 產品設計硬體 | 現場可編輯邏輯門陣列FPGA |